Produiten

XC7Z020

Kuerz Beschreiwung:

Deel Zuel:XC7Z020

Hiersteller:AMD Xilinx

Herstellernummer:XC7Z020

beschreiwen:Beschreiwung: IC SOC CORTEX-A9 667MHZ 484BGA

Original Fabréck Standard Liwwerung Datum:52 Wochen

erweideren:Dual-Core ARM® Cortex®-A9 MPCore™ Embedded System-on-Chip (SOC) SoC) IC Zynq®-7000 Artix™-7 FPGA mat CoreSight™, 85K Logik Eenheet 667MHz 484-CSPBGA (19×19)


Produit Detailer

Produit Tags

Produkteigenschaften:

TYPE BESCHREIWEN
Kategorie Integréiert Circuit (IC)  Embedded  System-on-Chip (SoC)
Fabrikant beschwéiert AMD Xilinx
Serie Zynq®-7000
Package Schacht
Produit Status Ze verkafen
Struktur MCU, FPGA
Kär Prozessor Dual-Core ARM® Cortex®-A9 MPCore™ mat CoreSight™
Flash Erënnerung Gréisst -
RAM Gréisst 256KB
Randerscheinung Apparat DMA
Verbindung Fähegkeet CANbus, EBI/EMI, Ethernet, IC, MMC/SD/SDIO, SPI, UART/USART, USB OTG
Vitesse 667 MHz
Main Attributer Artix™-7 FPGA, 85K Logik Eenheet
Aarbechtstemperatur -40°C ~ 100°C (TJ)
Package / Wunneng 484-LFBGA, CSPBGA
Fournisseur Apparat Package 484-CSPBGA (19x19)
I/O Nummer 130
Basis Produit Zuel XC7Z020

Ëmwelt an Export Klassifikatioun:

ATRIBUTE BESCHREIWEN
RoHS Status Konform mat ROHS3 Spezifizéierung
Moisture Empfindlechkeet Niveau (MSL) 3 (168 Stonnen)
REACH Status Net-REACH Produkter
ECCN 3A991D
HTSUS 8542.39.0001

Zynq-7000 SoC Éischt Generatioun Architektur:
D'Zynq®-7000 Famill baséiert op der Xilinx SoC Architektur.Dës Produkter integréieren e Feature-räichen Dual-Core oder Single-Core ARM® Cortex ™-A9 baséiert Veraarbechtungssystem (PS) an 28 nm Xilinx programméierbar Logik (PL) an engem eenzegen Apparat.D'ARM Cortex-A9 CPUs sinn d'Häerz vum PS an enthalen och On-Chip Memory, extern Memory Interfaces, an e räiche Set vu Peripherie Konnektivitéit Interfaces.Processing System (PS) ARM Cortex-A9 Based Application Processor Unit (APU) • 2,5 DMIPS/MHz pro CPU • CPU Frequenz: Bis zu 1 GHz • Kohärent Multiprocessor Ënnerstëtzung • ARMv7-A Architektur • TrustZone® Sécherheet • Thumb®-2 Instruktioun set • Jazelle® RCT Ausféierung Ëmweltarchitektur • NEON™ Medienveraarbechtungsmotor • Eenzel- an duebel Präzisioun Vector Floating Point Unit (VFPU) • CoreSight™ a Programm Trace Macrocell (PTM) • Timer an Ënnerbriechungen • Dräi Iwwerwaachungstimer • One global Timer • Zwee Triple-Timer Konter Cache • 32 KB Niveau 1 4-Wee Set-assoziativ Instruktioun an Datekache (onofhängeg fir all CPU) • 512 KB 8-Wee Set-Associativ Niveau 2 Cache (gedeelt tëscht den CPUs) • Byte-Paritéit Ënnerstëtzung On-Chip Memory • On-Chip Boot ROM • 256 KB On-Chip RAM (OCM) • Byte-Paritéit Ënnerstëtzung Extern Memory Interfaces • Multiprotokoll dynamesch Memory Controller • 16-Bit oder 32-Bit Interfaces op DDR3, DDR3L, DDR2, oder LPDDR2 Erënnerungen • ECC Ënnerstëtzung am 16-Bit Modus • 1GB Adressraum mat Single Rang vun 8-, 16- oder 32-Bit-breet Erënnerungen • Statesch Erënnerungsinterfaces • 8-Bit SRAM Datebus mat bis zu 64 MB Ënnerstëtzung • Parallel NOR Flash Support • ONFI1.0 NAND Flash Support (1-Bit ECC ) • 1-Bit SPI, 2-Bit SPI, 4-Bit SPI (Quad-SPI), oder zwee Quad-SPI (8-Bit) Serien NOR Flash 8-Kanal DMA Controller • Memory-to-Memory, Memory-to -Peripherie, Peripherie-ze-Erënnerung, an scatter-gather Transaktioun Ënnerstëtzung I/O Peripherieger an Interfaces • Zwee 10/100/1000 Dräilännereck-Speed ​​Ethernet MAC Peripherieger mat IEEE Std 802.3 an IEEE Std 1588 Versioun 2.0 Ënnerstëtzung • DMA-gather Fäegkeet • Unerkennung vun 1588 rev.2 PTP Rummen • GMII, RGMII, an SGMII Schnëttplazen • Zwee USB 2.0 OTG Peripherieger, all Ënnerstëtzung bis zu 12 Endpoints • USB 2.0-kompatibel Apparat IP Kär • Ënnerstëtzt on-the-go, High-Speed, Full-Speed, a Low- Geschwindegkeetsmodi • Intel EHCI kompatibel USB Host • 8-Bit ULPI extern PHY Interface • Zwee voll CAN 2.0B konform CAN Bus Interfaces • CAN 2.0-A a CAN 2.0-B an ISO 118981-1 Standard kompatibel • Extern PHY Interface • Zwee SD /SDIO 2.0/MMC3.31-konforme Controller • Zwee voll Duplex SPI Ports mat dräi Peripherie-Chip-Auswielen • Zwee High-Speed-UARTs (bis zu 1 Mb/s) • Zwee Master- a Sklave I2C Interfaces • GPIO mat véier 32-Bit Banken , vun deenen bis zu 54 Bits kënne mat der PS I/O benotzt ginn (eng Bank vun 32b an enger Bank vun 22b) a bis zu 64 Bits (bis zu zwou Banken vun 32b) verbonne mat der Programméierbarer Logik • Bis zu 54 flexibel multiplexed I/O (MIO) fir Peripherie Pin Aufgaben Interconnect • High-Bandwidth Konnektivitéit bannent PS an tëscht PS an PL • ARM AMBA® AXI baséiert • QoS Support op kriteschl Meeschter fir latency an Band.


  • virdrun:
  • Nächste:

  • Verloossen Äre Message

    Zesummenhang Produkter

    Verloossen Äre Message